Vai al contenuto principale della pagina

V.2.: Struttura hardware del processore PC, dei bus, della memoria, delle interfacce e gestione del I/O : con riferimento al personal computer con sistema operativo Unix e all'ambiente GNU/GCC e all'emulatore QEMU / Graziano Frosini



(Visualizza in formato marc)    (Visualizza in BIBFRAME)

Autore: FROSINI, Graziano Visualizza persona
Titolo: V.2.: Struttura hardware del processore PC, dei bus, della memoria, delle interfacce e gestione del I/O : con riferimento al personal computer con sistema operativo Unix e all'ambiente GNU/GCC e all'emulatore QEMU / Graziano Frosini Visualizza cluster
Pubblicazione: Pisa : Pisa University Press, 2013
Descrizione fisica: 230 p. ; 24 cm
Disciplina: 004.22
Soggetto topico: Elaboratori elettronici -- Struttura
Titolo autorizzato: Struttura hardware del processore PC, dei bus, della memoria, delle interfacce e gestione del I  Visualizza cluster
ISBN: 978-88-6741-081
Formato: Materiale a stampa
Livello bibliografico Monografia
Lingua di pubblicazione: Italiano
Record Nr.: 990005902980203316
Lo trovi qui: Univ. di Salerno
Collocazione: 004.22 FRO 1 2
Opac: Controlla la disponibilità qui
Serie: Didattica e ricerca , Manuali
Fa parte di: Architettura dei calcolatori
Biblioteca: Univ. di Salerno
Opac: Controlla la disponibilità qui